Xin chào mọi người, gần đây tôi đã kiểm tra thông tin chi tiết về bo mạch chủ X870E, điều này khiến tôi hoàn toàn bị sốc. Làm sao điều này có thể xảy ra? Sau đây là thông tin chi tiết: Trước khi bắt đầu, tôi muốn đánh giá bo mạch chủ X670E/B650E để nếu ai đó không biết quá nhiều về nền tảng AM5.
Nếu bạn đã biết chi tiết về X670E/B650E, mà tôi tin rằng hầu hết mọi người ở đây đều biết, vui lòng bỏ qua phần này,
Như hầu hết mọi người ở đây đều biết, đối với AM5, nếu bạn đang sử dụng CPU họ Ryzen 7000 hoặc 9000, bạn có tổng cộng 28X PCI-E 5.0 từ CPU đến tất cả các phần mở rộng, chúng ta hãy bỏ qua các làn PCI-E đến từ chipset (tôi sẽ giải thích mọi thứ sau), một X670E thông thường có 2XM.2 từ CPU trực tiếp, thường là M.2_0 và M.2_1, mỗi cái chiếm 4X PCI-E 5.0, do đó, còn lại 20 làn PCI-E 5.0, 16X cho đồ họa, 4 làn cuối cùng được sử dụng để kết nối chipset.
Trong khi đó, chipset tuy nhiên không còn giống như thiết kế cầu nth/sth truyền thống (trên thực tế, cầu bắc đã biến mất khỏi bo mạch chủ trong gần 2 thập kỷ), về cơ bản nó giống như một PLX + một số chức năng khác. Tuy nhiên, vấn đề chính của AMD X670E/B650 là chipset mà cả hai đều sử dụng là ASM PROM 21, chỉ có tổng cộng 12XPCI-E 4.0 và 4XPCI-E 3.0, nếu bạn muốn sử dụng sata thì mỗi làn PCI-E 3.0 sẽ được chuyển đổi thành một cổng sata. Tuy nhiên, các làn PCI-E từ CPU là 5.0., chúng phải hạ cấp xuống PCI-E 4.0 để kết nối chipset. Trong khi đó, sự khác biệt giữa X670E và B650E/B650 là X670E được tạo ra bởi 2XASM PROM 21, chúng được kết nối với nhau bằng kết nối nối tiếp, điều này có nghĩa là có tổng cộng 12X PCI-E 4.0 và 8XPCI-E 3.0/SATA để sử dụng (PROM 21 đầu tiên kết nối với CPU, tốn 4X PCI-E 4.0 làn, kết nối với 2ed PROM21, tốn thêm 4X PCI-E 4.0 làn, trong đó chỉ có 4XPCI-E 4.0 để sử dụng và 4XPCI-E 3.0/SATA để sử dụng, trong khi 2ed PROM21 kết nối với PROM21 đầu tiên, tốn 4XPCI-E 4.0 làn, còn lại 8X PCI-E 4.0 làn và 4XPCI-E 3.0 làn để sử dụng, vì vậy cuối cùng cũng ổn thỏa 4+8=12X làn PCI-E cộng với 8XPCI-E 3.0 làn/sata để sử dụng) trong khi B650E chỉ có một ASM PROM21, tạo ra 8XPCI-E 4.0 và 4XPCI-E 3.0/Sata để sử dụng (4Xpci-e 4.0 được sử dụng để kết nối với CPU, tạo ra 12-4 = 8X PCI-E 4.0 và 4XPCI-E 3.0 để sử dụng). Thông thường, nếu là X670E, các làn PCI-E 4.0 từ chipset sẽ được phân phối cho 2XM.2 pci-e 4.0 Ports, phần còn lại được sử dụng cho những mục đích khác như wifi, nic và khe cắm PCI-E trên bo mạch chủ, và PCI-E 3.0 được sử dụng để kết nối các thiết bị sata và một số thứ khác như khe cắm PCI-E, trong khi đối với B650, thường chỉ có một PCI-E 4.0 M.2 từ Chipeset, phần còn lại của các làn PCI-E được sử dụng cho SATA, khe cắm pci-e, v.v. Tất nhiên, có một số bo mạch chủ có nhiều hơn 2Xm.2 kết nối trực tiếp CPU, tuy nhiên, những cổng đó, một khi chúng được sử dụng, đồ họa của bạn sẽ chạy ở tốc độ 8x.
Sau đây là một ví dụ chi tiết. Bây giờ tôi đang sử dụng Asus ROG X670E HERO, đó là bo mạch chủ X670E, có nghĩa là nó có tổng cộng 12XPCI-E 4.0 và 8XPCI-E 3.0/sata từ chipset. Trên bo mạch chủ, có 2XM.2 chạy @pci-e 5.0X4 tốc độ kết nối trực tiếp với CPU, trong khi đó 2xm.2 pci-e 4.0 từ chipset. Điều đó để lại 4XPCI-E 4.0 từ chipset để sử dụng. Sau đó, WIFI và NIC chiếm một làn PCI-E 4.0 mỗi bên, Chip ASM1061 (chip pci-e 2.0 đến 2xsata 3) chiếm 1XPCI-E, làn PCI-E 4.0 cuối cùng được sử dụng cho khe cắm pci-e cuối cùng ở cuối cùng của bo mạch chủ. Đối với phần PCI-E 3.0, 4XPCI-E 3.0 được sử dụng để tạo ra 4 cổng SATA3, cộng với 2XSATA3 từ ASM1061, tạo ra 6 cổng SATA3, 4XPCI-E 3.0 cuối cùng được sử dụng để tạo ra một cổng USB4.
Ý kiến cá nhân của tôi về X670E/B650E là chúng chưa đủ tốt nhưng vẫn có thể chấp nhận được, sau cùng thì chúng có vẻ như được làm vội vàng. Trên thực tế, PROM 21 là cùng một con chip đã được sử dụng trên bo mạch chủ B550. Tuy nhiên X870E hoàn toàn nằm dưới mong đợi của tôi. Một lần nữa, tôi muốn hỏi, tại sao lại như vậy? Trước hết, các con chip mà nó sử dụng vẫn là 2XPROM21. Tôi mong đợi ít nhất họ sẽ thêm 4XPCI-E 5.0 trên một trong PROM21 làm đường truyền lên, nhưng không có. Trên thực tế, không có sự khác biệt nào giữa X670E và X870E. Như thế này chưa đủ tệ, có vẻ như AMD đang buộc tất cả AIC phải sử dụng 4XPCI-E 5.0 từ CPU để kết nối chip USB4, nghĩa là nếu bạn không muốn card đồ họa của mình chạy ở tốc độ 8X, bạn chỉ có một M.2 kết nối trực tiếp với CPU. Tôi vẫn không hiểu tại sao lại như vậy. Asus X670E đã chứng minh rằng đối với USB4, bạn chỉ cần X4 pci-e 3.0. Tại sao AMD lại buộc AIC phải lãng phí PCI-E 5.0X4 quý giá, hạ cấp chúng xuống PCI-E 3.0X4 để chỉ kết nối USB4? Có phải vì PCI-E 5.0X4 có băng thông lớn nên trong tương lai khi các card RTX thế hệ tiếp theo bắt đầu sử dụng PCI-E 5.0, nó có thể cho phép SLI 3 chiều (8+8+4) mà không làm giảm hiệu suất để họ không thể buộc những người có nhu cầu như vậy mua sản phẩm HEDT của họ?
Tôi đã là một người đam mê phần cứng máy tính trong gần 27 năm, bắt đầu với AMD 486 DX-2 66MHZ. Tôi đã thấy vô số bo mạch chủ. Tuy nhiên, đây là lần đầu tiên tôi thấy bo mạch chủ có thể bị hạ cấp như thế này. Tôi nhớ những ngày xưa khi các nhà sản xuất chipset của bên thứ 3, chẳng hạn như VIA, SIS, NVDIA vẫn còn đó. Nếu họ vẫn còn đó, điều này sẽ không bao giờ xảy ra.
Nếu bạn đã biết chi tiết về X670E/B650E, mà tôi tin rằng hầu hết mọi người ở đây đều biết, vui lòng bỏ qua phần này,
Như hầu hết mọi người ở đây đều biết, đối với AM5, nếu bạn đang sử dụng CPU họ Ryzen 7000 hoặc 9000, bạn có tổng cộng 28X PCI-E 5.0 từ CPU đến tất cả các phần mở rộng, chúng ta hãy bỏ qua các làn PCI-E đến từ chipset (tôi sẽ giải thích mọi thứ sau), một X670E thông thường có 2XM.2 từ CPU trực tiếp, thường là M.2_0 và M.2_1, mỗi cái chiếm 4X PCI-E 5.0, do đó, còn lại 20 làn PCI-E 5.0, 16X cho đồ họa, 4 làn cuối cùng được sử dụng để kết nối chipset.
Trong khi đó, chipset tuy nhiên không còn giống như thiết kế cầu nth/sth truyền thống (trên thực tế, cầu bắc đã biến mất khỏi bo mạch chủ trong gần 2 thập kỷ), về cơ bản nó giống như một PLX + một số chức năng khác. Tuy nhiên, vấn đề chính của AMD X670E/B650 là chipset mà cả hai đều sử dụng là ASM PROM 21, chỉ có tổng cộng 12XPCI-E 4.0 và 4XPCI-E 3.0, nếu bạn muốn sử dụng sata thì mỗi làn PCI-E 3.0 sẽ được chuyển đổi thành một cổng sata. Tuy nhiên, các làn PCI-E từ CPU là 5.0., chúng phải hạ cấp xuống PCI-E 4.0 để kết nối chipset. Trong khi đó, sự khác biệt giữa X670E và B650E/B650 là X670E được tạo ra bởi 2XASM PROM 21, chúng được kết nối với nhau bằng kết nối nối tiếp, điều này có nghĩa là có tổng cộng 12X PCI-E 4.0 và 8XPCI-E 3.0/SATA để sử dụng (PROM 21 đầu tiên kết nối với CPU, tốn 4X PCI-E 4.0 làn, kết nối với 2ed PROM21, tốn thêm 4X PCI-E 4.0 làn, trong đó chỉ có 4XPCI-E 4.0 để sử dụng và 4XPCI-E 3.0/SATA để sử dụng, trong khi 2ed PROM21 kết nối với PROM21 đầu tiên, tốn 4XPCI-E 4.0 làn, còn lại 8X PCI-E 4.0 làn và 4XPCI-E 3.0 làn để sử dụng, vì vậy cuối cùng cũng ổn thỏa 4+8=12X làn PCI-E cộng với 8XPCI-E 3.0 làn/sata để sử dụng) trong khi B650E chỉ có một ASM PROM21, tạo ra 8XPCI-E 4.0 và 4XPCI-E 3.0/Sata để sử dụng (4Xpci-e 4.0 được sử dụng để kết nối với CPU, tạo ra 12-4 = 8X PCI-E 4.0 và 4XPCI-E 3.0 để sử dụng). Thông thường, nếu là X670E, các làn PCI-E 4.0 từ chipset sẽ được phân phối cho 2XM.2 pci-e 4.0 Ports, phần còn lại được sử dụng cho những mục đích khác như wifi, nic và khe cắm PCI-E trên bo mạch chủ, và PCI-E 3.0 được sử dụng để kết nối các thiết bị sata và một số thứ khác như khe cắm PCI-E, trong khi đối với B650, thường chỉ có một PCI-E 4.0 M.2 từ Chipeset, phần còn lại của các làn PCI-E được sử dụng cho SATA, khe cắm pci-e, v.v. Tất nhiên, có một số bo mạch chủ có nhiều hơn 2Xm.2 kết nối trực tiếp CPU, tuy nhiên, những cổng đó, một khi chúng được sử dụng, đồ họa của bạn sẽ chạy ở tốc độ 8x.
Sau đây là một ví dụ chi tiết. Bây giờ tôi đang sử dụng Asus ROG X670E HERO, đó là bo mạch chủ X670E, có nghĩa là nó có tổng cộng 12XPCI-E 4.0 và 8XPCI-E 3.0/sata từ chipset. Trên bo mạch chủ, có 2XM.2 chạy @pci-e 5.0X4 tốc độ kết nối trực tiếp với CPU, trong khi đó 2xm.2 pci-e 4.0 từ chipset. Điều đó để lại 4XPCI-E 4.0 từ chipset để sử dụng. Sau đó, WIFI và NIC chiếm một làn PCI-E 4.0 mỗi bên, Chip ASM1061 (chip pci-e 2.0 đến 2xsata 3) chiếm 1XPCI-E, làn PCI-E 4.0 cuối cùng được sử dụng cho khe cắm pci-e cuối cùng ở cuối cùng của bo mạch chủ. Đối với phần PCI-E 3.0, 4XPCI-E 3.0 được sử dụng để tạo ra 4 cổng SATA3, cộng với 2XSATA3 từ ASM1061, tạo ra 6 cổng SATA3, 4XPCI-E 3.0 cuối cùng được sử dụng để tạo ra một cổng USB4.
Ý kiến cá nhân của tôi về X670E/B650E là chúng chưa đủ tốt nhưng vẫn có thể chấp nhận được, sau cùng thì chúng có vẻ như được làm vội vàng. Trên thực tế, PROM 21 là cùng một con chip đã được sử dụng trên bo mạch chủ B550. Tuy nhiên X870E hoàn toàn nằm dưới mong đợi của tôi. Một lần nữa, tôi muốn hỏi, tại sao lại như vậy? Trước hết, các con chip mà nó sử dụng vẫn là 2XPROM21. Tôi mong đợi ít nhất họ sẽ thêm 4XPCI-E 5.0 trên một trong PROM21 làm đường truyền lên, nhưng không có. Trên thực tế, không có sự khác biệt nào giữa X670E và X870E. Như thế này chưa đủ tệ, có vẻ như AMD đang buộc tất cả AIC phải sử dụng 4XPCI-E 5.0 từ CPU để kết nối chip USB4, nghĩa là nếu bạn không muốn card đồ họa của mình chạy ở tốc độ 8X, bạn chỉ có một M.2 kết nối trực tiếp với CPU. Tôi vẫn không hiểu tại sao lại như vậy. Asus X670E đã chứng minh rằng đối với USB4, bạn chỉ cần X4 pci-e 3.0. Tại sao AMD lại buộc AIC phải lãng phí PCI-E 5.0X4 quý giá, hạ cấp chúng xuống PCI-E 3.0X4 để chỉ kết nối USB4? Có phải vì PCI-E 5.0X4 có băng thông lớn nên trong tương lai khi các card RTX thế hệ tiếp theo bắt đầu sử dụng PCI-E 5.0, nó có thể cho phép SLI 3 chiều (8+8+4) mà không làm giảm hiệu suất để họ không thể buộc những người có nhu cầu như vậy mua sản phẩm HEDT của họ?
Tôi đã là một người đam mê phần cứng máy tính trong gần 27 năm, bắt đầu với AMD 486 DX-2 66MHZ. Tôi đã thấy vô số bo mạch chủ. Tuy nhiên, đây là lần đầu tiên tôi thấy bo mạch chủ có thể bị hạ cấp như thế này. Tôi nhớ những ngày xưa khi các nhà sản xuất chipset của bên thứ 3, chẳng hạn như VIA, SIS, NVDIA vẫn còn đó. Nếu họ vẫn còn đó, điều này sẽ không bao giờ xảy ra.